|
|
Микросхема решение для сбора данных ?Module; 2-каналов АЦП; F=105МГц; 14бит; Tраб. -40...+105°C
|
—
|
3 недели
|
—
|
|
|
Микросхема процессор Sitara™ Silicon версии 2.0 и 2.1; Uпит.=1,71…1,89 / 3,14…3,47В; Tраб. 0...+90°C
|
—
|
3 недели
|
—
|
|
|
Микросхема процессор Sitara™ Silicon версии 2.0 и 2.1; Uпит.=1,71…1,89 / 3,14…3,47В; Tраб. 0...+90°C
|
—
|
3 недели
|
—
|
|
|
Микросхема процессор Sitara™ Silicon версии 2.0 и 2.1; Uпит.=1,71…1,89 / 3,14…3,47В; Tраб. 0...+90°C
|
—
|
3 недели
|
—
|
|
|
Микросхема процессор Sitara™ Silicon версии 2.0; Uпит.=1,71…1,89 / 3,14…3,47В; Tраб. 0...+90°C
|
—
|
3 недели
|
—
|
|
|
Микросхема процессор Sitara™ Silicon версии 2.0; Uпит.=1,71…1,89 / 3,14…3,47В; Tраб. 0...+90°C
|
—
|
3 недели
|
—
|
|
|
Микросхема процессор Sitara™ Silicon версии 2.0; Uпит.=1,71…1,89 / 3,14…3,47В; Tраб. 0...+90°C
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1057; кол.логич.ячеек 10570; RAM (ОЗУ) 920448бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1057; кол.логич.ячеек 10570; RAM (ОЗУ) 920448бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1057; кол.логич.ячеек 10570; RAM (ОЗУ) 920448бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1057; кол.логич.ячеек 10570; RAM (ОЗУ) 920448бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=2475; кол.логич.ячеек 39600; RAM (ОЗУ) 1161216бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=3491; кол.логич.ячеек 55856; RAM (ОЗУ) 2396160бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=3491; кол.логич.ячеек 55856; RAM (ОЗУ) 2396160бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=3491; кол.логич.ячеек 55856; RAM (ОЗУ) 2396160бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=3491; кол.логич.ячеек 55856; RAM (ОЗУ) 2396160бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=5079; кол.логич.ячеек 81264; RAM (ОЗУ) 2810880бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=5079; кол.логич.ячеек 81264; RAM (ОЗУ) 2810880бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=5079; кол.логич.ячеек 81264; RAM (ОЗУ) 2810880бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=5079; кол.логич.ячеек 81264; RAM (ОЗУ) 2810880бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=3491; кол.логич.ячеек 55856; RAM (ОЗУ) 2396160бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=3491; кол.логич.ячеек 55856; RAM (ОЗУ) 2396160бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=3491; кол.логич.ячеек 55856; RAM (ОЗУ) 2396160бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=3491; кол.логич.ячеек 55856; RAM (ОЗУ) 2396160бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=4713; кол.логич.ячеек 75408; RAM (ОЗУ) 2810880бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=4713; кол.логич.ячеек 75408; RAM (ОЗУ) 2810880бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=4713; кол.логич.ячеек 75408; RAM (ОЗУ) 2810880бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=4713; кол.логич.ячеек 75408; RAM (ОЗУ) 2810880бит
|
—
|
3 недели
|
—
|
|
|
Микросхема процессор Sitara™ Silicon версии 2.0 и 2.1; Uпит.=1,71…1,89 / 3,14…3,47В; Tраб. -40...+105°C
|
—
|
3 недели
|
—
|
|
|
Микросхема процессор Sitara™ Silicon версии 2.0 и 2.1; Uпит.=1,71…1,89 / 3,14…3,47В; Tраб. -40...+105°C
|
—
|
3 недели
|
—
|
|
|
Микросхема процессор Sitara™ Silicon версии 2.0 и 2.1; Uпит.=1,71…1,89 / 3,14…3,47В; Tраб. -40...+105°C
|
—
|
3 недели
|
—
|
|
|
Микросхема процессор Sitara™ Silicon версии 2.0; Uпит.=1,71…1,89 / 3,14…3,47В; Tраб. -40...+105°C
|
—
|
3 недели
|
—
|
|
|
Микросхема процессор Sitara™ Silicon версии 2.0; Uпит.=1,71…1,89 / 3,14…3,47В; Tраб. -40...+105°C
|
—
|
3 недели
|
—
|
|
|
Микросхема процессор Sitara™ Silicon версии 2.0; Uпит.=1,71…1,89 / 3,14…3,47В; Tраб. -40...+105°C
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1057; кол.логич.ячеек 10570; RAM (ОЗУ) 920448бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1057; кол.логич.ячеек 10570; RAM (ОЗУ) 920448бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1057; кол.логич.ячеек 10570; RAM (ОЗУ) 920448бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1057; кол.логич.ячеек 10570; RAM (ОЗУ) 920448бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=7443; кол.логич.ячеек 119088; RAM (ОЗУ) 3981312бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=2475; кол.логич.ячеек 39600; RAM (ОЗУ) 1161216бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=2475; кол.логич.ячеек 39600; RAM (ОЗУ) 1161216бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=2475; кол.логич.ячеек 39600; RAM (ОЗУ) 1161216бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС); кол.логич.ячеек 39600; 126; RAM 1161216; 535-портов I/O
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=3491; кол.логич.ячеек 55856; RAM (ОЗУ) 2396160бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=3491; кол.логич.ячеек 55856; RAM (ОЗУ) 2396160бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=3491; кол.логич.ячеек 55856; RAM (ОЗУ) 2396160бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС); кол.логич.ячеек 55856; 260; RAM 2396160; 377-портов I/O
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=3491; кол.логич.ячеек 55856; RAM (ОЗУ) 2396160бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС); кол.логич.ячеек 55856; 260; RAM 2396160; 377-портов I/O
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=5079; кол.логич.ячеек 81264; RAM (ОЗУ) 2810880бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=5079; кол.логич.ячеек 81264; RAM (ОЗУ) 2810880бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=5079; кол.логич.ячеек 81264; RAM (ОЗУ) 2810880бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=5079; кол.логич.ячеек 81264; RAM (ОЗУ) 2810880бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1803; кол.логич.ячеек 28848; RAM (ОЗУ) 608256бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1803; кол.логич.ячеек 28848; RAM (ОЗУ) 608256бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1803; кол.логич.ячеек 28848; RAM (ОЗУ) 608256бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=2475; кол.логич.ячеек 39600; RAM (ОЗУ) 1161216бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=2475; кол.логич.ячеек 39600; RAM (ОЗУ) 1161216бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=2475; кол.логич.ячеек 39600; RAM (ОЗУ) 1161216бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=2475; кол.логич.ячеек 39600; RAM (ОЗУ) 1161216бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=3491; кол.логич.ячеек 55856; RAM (ОЗУ) 2396160бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=3491; кол.логич.ячеек 55856; RAM (ОЗУ) 2396160бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=3491; кол.логич.ячеек 55856; RAM (ОЗУ) 2396160бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=3491; кол.логич.ячеек 55856; RAM (ОЗУ) 2396160бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=3491; кол.логич.ячеек 55856; RAM (ОЗУ) 2396160бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=3491; кол.логич.ячеек 55856; RAM (ОЗУ) 2396160бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=3491; кол.логич.ячеек 55856; RAM (ОЗУ) 2396160бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=4713; кол.логич.ячеек 75408; RAM (ОЗУ) 2810880бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=4713; кол.логич.ячеек 75408; RAM (ОЗУ) 2810880бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=4713; кол.логич.ячеек 75408; RAM (ОЗУ) 2810880бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=4713; кол.логич.ячеек 75408; RAM (ОЗУ) 2810880бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=4713; кол.логич.ячеек 75408; RAM (ОЗУ) 2810880бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=4713; кол.логич.ячеек 75408; RAM (ОЗУ) 2810880бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=4713; кол.логич.ячеек 75408; RAM (ОЗУ) 2810880бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=9120; кол.логич.ячеек 228000; RAM (ОЗУ) 17544192бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=9120; кол.логич.ячеек 228000; RAM (ОЗУ) 17544192бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=9120; кол.логич.ячеек 228000; RAM (ОЗУ) 17544192бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=9120; кол.логич.ячеек 228000; RAM (ОЗУ) 17544192бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=9120; кол.логич.ячеек 228000; RAM (ОЗУ) 17544192бит
|
—
|
3 недели
|
—
|
|
|
Микросхема процессор Sitara™ Silicon версии 2.0 и 2.1; Uпит.=1,71…1,89 / 3,14…3,47В; Tраб. -40...+105°C
|
—
|
3 недели
|
—
|
|
|
Микросхема процессор Sitara™ Silicon версии 2.0 и 2.1; Uпит.=1,71…1,89 / 3,14…3,47В; Tраб. -40...+105°C
|
—
|
3 недели
|
—
|
|
|
Микросхема процессор Sitara™ Silicon версии 2.0 и 2.1; Uпит.=1,71…1,89 / 3,14…3,47В; Tраб. -40...+125°C
|
—
|
3 недели
|
—
|
|
|
Микросхема процессор Sitara™ Silicon версии 2.0 и 2.1; Uпит.=1,71…1,89 / 3,14…3,47В; Tраб. -40...+105°C
|
—
|
3 недели
|
—
|
|
|
Микросхема процессор Sitara™ Silicon версии 2.0 и 2.1; Uпит.=1,71…1,89 / 3,14…3,47В; Tраб. -40...+126°C
|
—
|
3 недели
|
—
|
|
|
Микросхема процессор Sitara™ Silicon версии 2.0; Uпит.=1,71…1,89 / 3,14…3,47В; Tраб. -55...+125°C
|
—
|
3 недели
|
—
|
|
|
Микросхема процессор Sitara™ Silicon версии 2.0; Uпит.=1,71…1,89 / 3,14…3,47В; Tраб. -40...+105°C
|
—
|
3 недели
|
—
|
|
|
Микросхема процессор Sitara™ Silicon версии 2.0; Uпит.=1,71…1,89 / 3,14…3,47В; Tраб. -40...+105°C
|
—
|
3 недели
|
—
|
|
|
Микросхема процессор Sitara™ Silicon версии 2.0; Uпит.=1,71…1,89 / 3,14…3,47В; Tраб. -40...+105°C
|
—
|
3 недели
|
—
|
|
|
Микросхема процессор Sitara™ Silicon версии 2.0; Uпит.=1,71…1,89 / 3,14…3,47В; Tраб. -40...+105°C
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1805; кол.логич.ячеек 42959; RAM (ОЗУ) 3517440бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1805; кол.логич.ячеек 42959; RAM (ОЗУ) 3517440бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1805; кол.логич.ячеек 42959; RAM (ОЗУ) 3517440бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1805; кол.логич.ячеек 42959; RAM (ОЗУ) 3517440бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1805; кол.логич.ячеек 42959; RAM (ОЗУ) 3517440бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=2530; кол.логич.ячеек 60214; RAM (ОЗУ) 5371904бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=2530; кол.логич.ячеек 60214; RAM (ОЗУ) 5371904бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=2530; кол.логич.ячеек 60214; RAM (ОЗУ) 5371904бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=2530; кол.логич.ячеек 60214; RAM (ОЗУ) 5371904бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=2530; кол.логич.ячеек 60214; RAM (ОЗУ) 5371904бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=3747; кол.логич.ячеек 89178; RAM (ОЗУ) 6839296бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=3747; кол.логич.ячеек 89178; RAM (ОЗУ) 6839296бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=3747; кол.логич.ячеек 89178; RAM (ОЗУ) 6839296бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=3747; кол.логич.ячеек 89178; RAM (ОЗУ) 6839296бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=3747; кол.логич.ячеек 89178; RAM (ОЗУ) 6839296бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС); кол.логич.ячеек 119088; 432; RAM 3981312; 531-портов I/O
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=7443; кол.логич.ячеек 119088; RAM (ОЗУ) 3981312бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=7443; кол.логич.ячеек 119088; RAM (ОЗУ) 3981312бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС); кол.логич.ячеек 119088; 432; RAM 3981312; 531-портов I/O
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=7443; кол.логич.ячеек 119088; RAM (ОЗУ) 3981312бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=4388; кол.логич.ячеек 70208; RAM (ОЗУ) 3068928бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=4388; кол.логич.ячеек 70208; RAM (ОЗУ) 3068928бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=4388; кол.логич.ячеек 70208; RAM (ОЗУ) 3068928бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1900; кол.логич.ячеек 47500; RAM (ОЗУ) 5760000бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1900; кол.логич.ячеек 47500; RAM (ОЗУ) 5760000бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1900; кол.логич.ячеек 47500; RAM (ОЗУ) 5760000бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1900; кол.логич.ячеек 47500; RAM (ОЗУ) 5760000бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1900; кол.логич.ячеек 47500; RAM (ОЗУ) 5760000бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1900; кол.логич.ячеек 47500; RAM (ОЗУ) 5760000бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1900; кол.логич.ячеек 47500; RAM (ОЗУ) 2184192бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1900; кол.логич.ячеек 47500; RAM (ОЗУ) 2184192бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1900; кол.логич.ячеек 47500; RAM (ОЗУ) 2184192бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1900; кол.логич.ячеек 47500; RAM (ОЗУ) 2184192бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1900; кол.логич.ячеек 47500; RAM (ОЗУ) 2184192бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1900; кол.логич.ячеек 47500; RAM (ОЗУ) 2184192бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=2700; кол.логич.ячеек 67500; RAM (ОЗУ) 2699264бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=2700; кол.логич.ячеек 67500; RAM (ОЗУ) 2699264бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=2700; кол.логич.ячеек 67500; RAM (ОЗУ) 2699264бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=2700; кол.логич.ячеек 67500; RAM (ОЗУ) 2699264бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=2700; кол.логич.ячеек 67500; RAM (ОЗУ) 2699264бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=7155; кол.логич.ячеек 114480; RAM (ОЗУ) 3981312бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=7155; кол.логич.ячеек 114480; RAM (ОЗУ) 3981312бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=7155; кол.логич.ячеек 114480; RAM (ОЗУ) 3981312бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1803; кол.логич.ячеек 28848; RAM (ОЗУ) 608256бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=2475; кол.логич.ячеек 39600; RAM (ОЗУ) 1161216бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=3491; кол.логич.ячеек 55856; RAM (ОЗУ) 2396160бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=3491; кол.логич.ячеек 55856; RAM (ОЗУ) 2396160бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=3491; кол.логич.ячеек 55856; RAM (ОЗУ) 2396160бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=4713; кол.логич.ячеек 75408; RAM (ОЗУ) 2810880бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=4713; кол.логич.ячеек 75408; RAM (ОЗУ) 2810880бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=4713; кол.логич.ячеек 75408; RAM (ОЗУ) 2810880бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=9120; кол.логич.ячеек 228000; RAM (ОЗУ) 17544192бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=9120; кол.логич.ячеек 228000; RAM (ОЗУ) 17544192бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=9120; кол.логич.ячеек 228000; RAM (ОЗУ) 17544192бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=9120; кол.логич.ячеек 228000; RAM (ОЗУ) 17544192бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=9120; кол.логич.ячеек 228000; RAM (ОЗУ) 17544192бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=2904; кол.логич.ячеек 72600; RAM (ОЗУ) 7564880бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=2904; кол.логич.ячеек 72600; RAM (ОЗУ) 7564880бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=2904; кол.логич.ячеек 72600; RAM (ОЗУ) 7564880бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=2904; кол.логич.ячеек 72600; RAM (ОЗУ) 7564880бит
|
—
|
3 недели
|
—
|
|
|
Микроконтроллер 32-bit ARM® Cortex®-M4/M0+; FLASH 256KB (256Kx8); Tраб. -40…+85°C
|
—
|
3 недели
|
—
|
|
|
Микроконтроллер 32-bit ARM® Cortex®-M4/M0+; FLASH 256KB (256Kx8); Tраб. -40…+85°C
|
—
|
3 недели
|
—
|
|
|
Микроконтроллер 32-bit ARM® Cortex®-M4; FLASH 64KB (64Kx8); Tраб. -40…+85°C
|
—
|
3 недели
|
—
|
|
|
Микроконтроллер 32-bit ARM® Cortex®-M4; FLASH 128KB (128Kx8); Tраб. -40…+85°C
|
—
|
3 недели
|
—
|
|
|
Микроконтроллер 32-bit ARM® Cortex®-M4; FLASH 256KB (256Kx8); Tраб. -40…+85°C
|
—
|
3 недели
|
—
|
|
|
Микроконтроллер 32-bit ARM® Cortex®-M4; FLASH 64KB (64Kx8); Tраб. -40…+85°C
|
—
|
3 недели
|
—
|
|
|
Микроконтроллер 32-bit ARM® Cortex®-M4; FLASH 128KB (128Kx8); Tраб. -40…+85°C
|
—
|
3 недели
|
—
|
|
|
Микроконтроллер 32-bit ARM® Cortex®-M4; FLASH 256KB (256Kx8); Tраб. -40…+85°C
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=5079; кол.логич.ячеек 81264; RAM (ОЗУ) 2810880бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=5079; кол.логич.ячеек 81264; RAM (ОЗУ) 2810880бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=5079; кол.логич.ячеек 81264; RAM (ОЗУ) 2810880бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=5079; кол.логич.ячеек 81264; RAM (ОЗУ) 2810880бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=7443; кол.логич.ячеек 119088; RAM (ОЗУ) 3981312бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=7443; кол.логич.ячеек 119088; RAM (ОЗУ) 3981312бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=7443; кол.логич.ячеек 119088; RAM (ОЗУ) 3981312бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=38000; кол.логич.ячеек 104000; RAM (ОЗУ) 8641536бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=38000; кол.логич.ячеек 104000; RAM (ОЗУ) 8641536бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=54770; кол.логич.ячеек 150000; RAM (ОЗУ) 10907648бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=80330; кол.логич.ячеек 220000; RAM (ОЗУ) 13752320бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=80330; кол.логич.ячеек 220000; RAM (ОЗУ) 13752320бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=80330; кол.логич.ячеек 220000; RAM (ОЗУ) 13752320бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=17110; кол.логич.ячеек 362000; RAM (ОЗУ) 19822592бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1079; кол.логич.ячеек 21580; RAM (ОЗУ) 1229184бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1079; кол.логич.ячеек 21580; RAM (ОЗУ) 1229184бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1676; кол.логич.ячеек 33520; RAM (ОЗУ) 1348416бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1676; кол.логич.ячеек 33520; RAM (ОЗУ) 1348416бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=4964; кол.логич.ячеек 118143; RAM (ОЗУ) 8315904бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=4964; кол.логич.ячеек 118143; RAM (ОЗУ) 8315904бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=4964; кол.логич.ячеек 118143; RAM (ОЗУ) 8315904бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=4964; кол.логич.ячеек 118143; RAM (ОЗУ) 8315904бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=4964; кол.логич.ячеек 118143; RAM (ОЗУ) 8315904бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1805; кол.логич.ячеек 42959; RAM (ОЗУ) 3517440бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1805; кол.логич.ячеек 42959; RAM (ОЗУ) 3517440бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1805; кол.логич.ячеек 42959; RAM (ОЗУ) 3517440бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1805; кол.логич.ячеек 42959; RAM (ОЗУ) 3517440бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1805; кол.логич.ячеек 42959; RAM (ОЗУ) 3517440бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1805; кол.логич.ячеек 42959; RAM (ОЗУ) 3517440бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1805; кол.логич.ячеек 42959; RAM (ОЗУ) 3517440бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1805; кол.логич.ячеек 42959; RAM (ОЗУ) 3517440бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1805; кол.логич.ячеек 42959; RAM (ОЗУ) 3517440бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1805; кол.логич.ячеек 42959; RAM (ОЗУ) 3517440бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=2530; кол.логич.ячеек 60214; RAM (ОЗУ) 5371904бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=2530; кол.логич.ячеек 60214; RAM (ОЗУ) 5371904бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=2530; кол.логич.ячеек 60214; RAM (ОЗУ) 5371904бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=2530; кол.логич.ячеек 60214; RAM (ОЗУ) 5371904бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=2530; кол.логич.ячеек 60214; RAM (ОЗУ) 5371904бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=2530; кол.логич.ячеек 60214; RAM (ОЗУ) 5371904бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=2530; кол.логич.ячеек 60214; RAM (ОЗУ) 5371904бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=2530; кол.логич.ячеек 60214; RAM (ОЗУ) 5371904бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=2530; кол.логич.ячеек 60214; RAM (ОЗУ) 5371904бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=2530; кол.логич.ячеек 60214; RAM (ОЗУ) 5371904бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=3747; кол.логич.ячеек 89178; RAM (ОЗУ) 6839296бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=3747; кол.логич.ячеек 89178; RAM (ОЗУ) 6839296бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=3747; кол.логич.ячеек 89178; RAM (ОЗУ) 6839296бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=3747; кол.логич.ячеек 89178; RAM (ОЗУ) 6839296бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=3747; кол.логич.ячеек 89178; RAM (ОЗУ) 6839296бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=3747; кол.логич.ячеек 89178; RAM (ОЗУ) 6839296бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=3747; кол.логич.ячеек 89178; RAM (ОЗУ) 6839296бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=3747; кол.логич.ячеек 89178; RAM (ОЗУ) 6839296бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=3747; кол.логич.ячеек 89178; RAM (ОЗУ) 6839296бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=3747; кол.логич.ячеек 89178; RAM (ОЗУ) 6839296бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1694; кол.логич.ячеек 33880; RAM (ОЗУ) 1369728бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1694; кол.логич.ячеек 33880; RAM (ОЗУ) 1369728бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=1694; кол.логич.ячеек 33880; RAM (ОЗУ) 1369728бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=4388; кол.логич.ячеек 70208; RAM (ОЗУ) 3068928бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=4388; кол.логич.ячеек 70208; RAM (ОЗУ) 3068928бит
|
—
|
3 недели
|
—
|
|
|
Программируемая логическая интегральная схема (ПЛИС/FBGA); LAB/CLB=4388; кол.логич.ячеек 70208; RAM (ОЗУ) 3068928бит
|
—
|
3 недели
|
—
|
Был ли сайт полезен?
Готовы ответить на несколько вопросов?